FPGA中幾個基本的重要的時序分析引數介紹(fmax\tsu\th\tco\tpd)
阿新 • • 發佈:2022-05-09
FPGA中幾個基本的重要的時序分析引數介紹(fmax\tsu\th\tco\tpd)
FPGA中的幾個基本的重要的時序分析引數:
fMAX(最大時鐘頻率):在不違背內部建立時間tsu和保持時間th要求下可以達到的最大時鐘頻率;
tSU(時鐘建立時間):在暫存器的時鐘訊號已經在時鐘引腳建立之前,經由資料或者使能輸入而進入暫存器的資料必須在輸入引腳出現的時間長度;(equation:tsu<=tclk-tdelay_max_in)
tH(時鐘保持時間):在暫存器的時鐘訊號已經在時鐘引腳建立之後,經由資料輸入或者使能輸入而進入暫存器的資料必須在輸入引腳保持的時間長度;(equation:th<=tdelay_min_in)
tCO(時鐘到輸出延時): 時鐘訊號在暫存器引腳上發生轉變以後,在由暫存器饋送訊號的輸出引腳上獲得有效輸出所需的最大時間;(equation:tdelay_min_out<=tco<=tclk-tdelay_max_out)
tPD(引腳到引腳延時):輸入引腳上的訊號在經由組合邏輯進行處理傳輸,出現在外部輸出引腳上時所需的時間;