1. 程式人生 > 其它 >DP1363F多協議高射頻與CLRC663軟硬體開發無需修改資料

DP1363F多協議高射頻與CLRC663軟硬體開發無需修改資料

作者:動能翁S
連結:https://zhuanlan.zhihu.com/p/468494778
來源:知乎
著作權歸作者所有。商業轉載請聯絡作者獲得授權,非商業轉載請註明出處。

DP1363F是高度整合的收發器晶片,用於13.56Mhz的非接觸式通訊。DP1363F收發器DP1363F支援下列操作模式

• 替代相容CLRC663/RC663

• 讀寫模式支援 ISO/IEC 14443A/MIFARE

• 讀寫模式支援 SO/IEC 14443IB

• JIS X 6319-4 讀寫模式支援(等效於FeliCa1方案)

• 相應於 ISO/IEC 18092 的被動發起方模式

• 讀寫模式支援 ISO/IEC 15693

• 讀寫模式支援 ICODE EPC UID/EPC OTP

• 讀寫模式支援 ISO/IEC 18000-3 mode 3/ EPC Class-1 HF

 

DP1363F晶片特性

• 高射頻輸出功率的前端IC,傳輸速度高達848 kbit/s

• 支援ISO/IEC 14443A/MIFARE,ISO/IEC 14443B和FeliCa

• 相符於ISO/IEC 18092的P2P被動發起方模式

• 支援ISO/IEC 15693,ICODE EPC UID和ISO/IEC 18000-3模式3/ EPC Class-1 HF

• 以讀寫模式支援MIFARE經典加密

• 低功耗卡片檢測

• 符合“EMV非接觸式協議規範V2.0.1“所要求的發射功率

• 天線連線僅需用用最少量的外部元件

• 支援的主機介面:

- SPI高達10 Mbit/s

- I2C匯流排介面,高速模式可達400 kBd,超高速模式則可高達1000 kBd

- RS232序列UART,最高至1228.8 kBd,電壓水平由引腳電源電壓決定

• 獨立 I2C匯流排介面用於連線安全訪問模組(SAM)

- 512位元組大小的FIFO緩衝器提供最高通訊效能

- 靈活和高效的省電模式,包括斷電模式,待機模式和低功耗卡片檢測

• 由27.12 MHz晶振源通過整合的PLL產生系統時鐘,從而節省成本

• 3.3V 至 5V 的電源

• 多達8個可自由程式設計的輸入/輸出引腳

• 與ISO/IEC 14443A/MIFARE卡的讀寫通訊模式典型操作距離可達12釐米,取決於天線的尺寸和調諧

 

更多技術層面知識,可隨時聯絡。

 

姓名:黃旭標

手機/微信:13509695451

QQ:2355892363