Hi3559V100/Hi3556V100資料集錦(硬體設計,原理圖設計,規格書,HDI板設計,Demo單板)
Hi3559V100/Hi3556V100使用者指南
1.原理圖設計
1.1 小系統外部電路要求
1.1.1 Clocking 電路
通過晶片內部的反饋電路與外部的 24MHz 晶體振盪電路一起構成系統時鐘電路。
推薦晶振連線方式及器件引數如圖 1-1 所示
Hi3559V100 內建 RTC,單板需要給 RTC 提供時鐘電路,晶振連線方式及器件引數如圖 1-2 所示。
1.1.2 復位電路
Hi3559V100 可通過判斷 POR_SEL_N 管腳在上電時的狀態選擇內部復位或外部復位,當POR_SEL_N 為高電平,選擇外部復位,為低電平,則選擇內部復位。
AA1管腳具備 WDG_RSTN 和 SYS_RSTN_OUT 兩種功能:
---當Hi3559V100選擇內部復位時,AA1 管腳複用為SYS_RSTN_OUT 功能,作為內部POR 的復位的輸出訊號,用來複位外設。
---當Hi3559V100選擇外部復位時,AA1管腳複用為WDG_RSTN 功能,此時管腳為OD 輸出,必須外接上拉電阻。該管腳需要接到復位IC 的MR 管腳上。晶片上電後由外部復位電路對晶片進行復位。外部復位使用方式如圖 1-3 所示。
採用內部復位時,主晶片上電後由內部 POR 電路對整個晶片進行復位(復位脈衝寬度約為 64ms)。
---SYS_RSTN_OUT 訊號的電平必須與 DVDD3318_EMMC1/2(Hi3559V100 的 U7和 R7 pin)保持一致。
---RST_N 訊號的電平必須與 DVDD3318_PC(Hi3559V100 的 N7 pin)保持一致。
---POR_SEL_N 訊號電平必須與 DVDD3318_SARADC(Hi3559V100 的 V5 pin)保持一致。
```````````````````````````````````````````````````````````````````
Hi3559V100/Hi3556V100 Demo單板使用者指南
Hi3559V100/Hi3556V100 HDI板設計指導
Hi3559V100 2K/4K Mobile Camera SoC datasheet