做好一塊PCB板不難,但做一塊好PCB板卻不容易!
我們說做PCB板就是把設計好的原理圖變成一塊實實在在的PCB電路板,請別小看這一過程,有很多原理上行得通的東西在工程中卻難以實現,或是別人能實現的東西另一些人卻實現不了,因此說做好一塊PCB板不難,但要做一塊好PCB板卻不是一件容易的事情。
微電子領域的兩大難點在於高頻訊號和微弱訊號的處理,在這方面PCB製作水平就顯得尤其重要,同樣的原理設計,同樣的元器件,不同的人制作出來的PCB就具有不同的結果,那麼如何才能做出一塊好的PCB板呢?根據我們以往的經驗,想就以下幾方面談談自己的看法:
一、要明確設計目標
接收到一個設計任務,首先要明確其設計目標,是普通的PCB板、高頻PCB板、小訊號處理PCB板還是既有高頻率又有小訊號處理的PCB板,如果是普通的PCB板,只要做到佈局佈線合理整齊,機械尺寸準確無誤即可,如有中負載線和長線,就要採用一定的手段進行處理,減輕負載,長線要加強驅動,重點是防止長線反射。
當板上有超過40MHz的訊號線時,就要對這些訊號線進行特殊的考慮,比如線間串擾等問題。如果頻率更高一些,對佈線的長度就有更嚴格的限制,根據分佈引數的網路理論,高速電路與其連線間的相互作用是決定性因素,在系統設計時不能忽略。隨著門傳輸速度的提高,在訊號線上的反對將會相應增加,相鄰訊號線間的串擾將成正比地增加,通常高速電路的功耗和熱耗散也都很大,在做高速PCB時應引起足夠的重視。
當板上有毫伏級甚至微伏級的微弱訊號時,對這些訊號線就需要特別的關照,小訊號由於太微弱,非常容易受到其它強訊號的干擾,遮蔽措施常常是必要的,否則將大大降低信噪比。以致於有用訊號被噪聲淹沒,不能有效地提取出來。
對板子的調測也要在設計階段加以考慮,測試點的物理位置,測試點的隔離等因素不可忽略,因為有些小訊號和高頻訊號是不能直接把探頭加上去進行測量的。
此外還要考慮其他一些相關因素,如板子層數,採用元器件的封裝外形,板子的機械強度等。在做PCB板子前,要做出對該設計的設計目標心中有數。
二、瞭解所用元器件的功能對佈局佈線的要求
我們知道,有些特殊元器件在佈局佈線時有特殊的要求,比如LOTI和APH所用的模擬訊號放大器,模擬訊號放大器對電源要求要平穩、紋波小。模擬小訊號部分要儘量遠離功率器件。在OTI板上,小訊號放大部分還專門加有遮蔽罩,把雜散的電磁干擾給遮蔽掉。NTOI板上用的GLINK晶片採用的是ECL工藝,功耗大發熱厲害,對散熱問題必須在佈局時就必須進行特殊考慮,若採用自然散熱,就要把GLINK晶片放在空氣流通比較順暢的地方,而且散出來的熱量還不能對其它晶片構成大的影響。如果板子上裝有喇叭或其他大功率的器件,有可能對電源造成嚴重的汙染這一點也應引起足夠的重視。
三、元器件佈局的考慮
元器件的佈局首先要考慮的一個因素就是電效能,把連線關係密切的元器件儘量放在一起,尤其對一些高速線,佈局時就要使它儘可能地短,功率訊號和小訊號器件要分開。在滿足電路效能的前提下,還要考慮元器件擺放整齊、美觀,便於測試,板子的機械尺寸,插座的位置等也需認真考慮。
高速系統中的接地和互連線上的傳輸延遲時間也是在系統設計時首先要考慮的因素。訊號線上的傳輸時間對總的系統速度影響很大,特別是對高速的ECL電路,雖然積體電路塊本身速度很高,但由於在底板上用普通的互連線(每30cm線長約有2ns的延遲量)帶來延遲時間的增加,可使系統速度大為降低象移位暫存器,同步計數器這種同步工作部件最好放在同一塊外掛板上,因為到不同外掛板上的時鐘訊號的傳輸延遲時間不相等,可能使移位暫存器產主錯誤,若不能放在一塊板上,則在同步是關鍵的地方,從公共時鐘源連到各外掛板的時鐘線的長度必須相等。
四、對佈線的考慮
隨著OTNI和星形光纖網的設計完成,以後會有更多的100MHz以上的具有高速訊號線的板子需要設計,這裡將介紹高速線的一些基本概念。
傳輸線
印製電路板上的任何一條“長”的訊號通路都可以視為一種傳輸線。如果該線的傳輸延遲時間比訊號上升時間短得多,那麼訊號上升期間所產主的反射都將被淹沒。不再呈現過沖、反衝和振鈴,對現時大多數的MOS電路來說,由於上升時間對線傳輸延遲時間之比大得多,所以走線可長以米計而無訊號失真。而對於速度較快的邏輯電路,特別是超高速ECL。
積體電路來說,由於邊沿速度的增快,若無其它措施,走線的長度必須大大縮短,以保持訊號的完整性。
有兩種方法能使高速電路在相對長的線上工作而無嚴重的波形失真,TTL對快速下降邊沿採用肖特基二極體箝位方法,使過沖量被箝制在比地電位低一個二極體壓降的電平上,這就減少了後面的反衝幅度,較慢的上升邊緣允許有過沖,但它被在電平“H”狀態下電路的相對高的輸出阻抗(50~80Ω)所衰減。此外,由於電平“H”狀態的抗擾度較大,使反衝問題並不十分突出,對HCT系列的器件,若採用肖特基二極體箝位和串聯電阻端接方法相結合,其改善的效果將會更加明顯。
當沿訊號線有扇出時,在較高的位速率和較快的邊沿速率下,上述介紹的TTL整形方法顯得有些不足。因為線中存在著反射波,它們在高位速率下將趨於合成,從而引起訊號嚴重失真和抗干擾能力降低。因此,為了解決反射問題,在ECL系統中通常使用另外一種方法:線阻抗匹配法。用這種方法能使反射受到控制,訊號的完整性得到保證。
嚴格他說,對於有較慢邊沿速度的常規TTL和CMOS器件來說,傳輸線並不是十分需要的.對有較快邊沿速度的高速ECL器件,傳輸線也不總是需要的。但是當使用傳輸線時,它們具有能預測連線時延和通過阻抗匹配來控制反射和振盪的優點。
1. 決定是否採用傳輸線的基本因素:
(1)系統訊號的沿速率, (2)連線距離 (3)容性負載(扇出的多少), (4)電阻性負載(線的端接方式); (5)允許的反衝和過沖百分比(交流抗擾度的降低程度)。
2.傳輸線的幾種型別
(1)同軸電纜和雙絞線:它們經常用在系統與系統之間的連線。同軸電纜的特性阻抗通常有50Ω和75Ω,雙絞線通常為110Ω。
(2)印製板上的微帶線:微帶線是一根帶狀導(訊號線).與地平面之間用一種電介質隔離開。如果線的厚度、寬度以及與地平面之間的距離是可控制的,則它的特性阻抗也是可以控制的。微帶線的特性阻抗Z0為:
(3)印製板中的帶狀線:帶狀線是一條置於兩層導電平面之間的電介質中間的銅帶線。如果線的厚度和寬度、介質的介電常數以及兩層導電平面間的距離是可控的,那麼線的特性阻抗也是可控的,帶狀線的特性阻抗為:
3.端接傳輸線
在一條線的接收端用一個與線特性阻抗相等的電阻端接,則稱該傳輸線為並聯端接線。它主要是為了獲得最好的電效能,包括驅動分佈負載而採用的。
有時為了節省電源消耗,對端接的電阻上再串接一個104電容形成交流端接電路,它能有效地降低直流損耗。
在驅動器和傳輸線之間串接一個電阻,而線的終端不再接端接電阻,這種端接方法稱之為串聯端接。較長線上的過沖和振鈴可用串聯阻尼或串聯端接技術來控制.串聯阻尼是利用一個與驅動門輸出端串聯的小電阻(一般為10~75Ω)來實現的.這種阻尼方法適合與特性阻抗來受控制的線相聯用(如底板佈線,無地平面的電路板和大多數繞接線等。
串聯端接時串聯電阻的值與電路(驅動門)輸出阻抗之和等於傳輸線的特性阻抗.串聯聯端接線存在著只能在終端使用集總負載和傳輸延遲時間較長的缺點.但是,這可以通過使用多餘串聯端接傳輸線的方法加以克服。
4.非端接傳輸線
如果線延遲時間比訊號上升時間短得多,可以在不用串聯端接或並聯端接的情況下使用傳輸線,如果一根非端接線的雙程延遲(訊號在傳輸線上往返一次的時間)比脈衝訊號的上升時間短,那麼由於非端接所引起的反衝大約是邏輯擺幅的15%。最大開路線長度近似為:
Lmax<tr/2tpd
式中:tr為上升時間
tpd為單位線長的傳輸延遲時間
5.幾種端接方式的比較
並聯端接線和串聯端接線都各有優點,究竟用哪一種,還是兩種都用,這要看設計者的愛好和系統的要求而定。 並聯端接線的主要優點是系統速度快和訊號在線上傳輸完整無失真。長線上的負載既不會影響驅動長線的驅動門的傳輸延遲時間,又不會影響它的訊號邊沿速度,但將使訊號沿該長線的傳輸延遲時間增大。在驅動大扇出時,負載可經分支短線沿線分佈,而不象串聯端接中那樣必須把負載集總線上的終端。
串聯端接方法使電路有驅動幾條平行負載線的能力,串聯端接線由於容性負載所引起的延遲時間增量約比相應並聯端接線的大一倍,而短線則因容性負載使邊沿速度放慢和驅動門延遲時間增大,但是,串聯端接線的串擾比並聯端接線的要小,其主要原因是沿串聯端接線傳送的訊號幅度僅僅是二分之一的邏輯擺幅,因而開關電流也只有並聯端接的開關電流的一半,訊號能量小串擾也就小。
做PCB時是選用雙面板還是多層板,要看最高工作頻率和電路系統的複雜程度以及對組裝密度的要求來決定。在時鐘頻率超過200MHZ時最好選用多層板。如果工作頻率超過350MHz,最好選用以聚四氟乙烯作為介質層的印製電路板,因為它的高頻衰耗要小些,寄生電容要小些,傳輸速度要快些,還由於Z0較大而省功耗,對印製電路板的走線有如下原則要求:
(1)所有平行訊號線之間要儘量留有較大的間隔,以減少串擾。如果有兩條相距較近的訊號線,最好在兩線之間走一條接地線,這樣可以起到遮蔽作用。
(2) 設計訊號傳輸線時要避免急拐彎,以防傳輸線特性阻抗的突變而產生反射,要儘量設計成具有一定尺寸的均勻的圓弧線。
(3)印製線的寬度可根據上述微帶線和帶狀線的特性阻抗計算公式計算,印製電路板上的微帶線的特性阻抗一般在50~120Ω之間。要想得到大的特性阻抗,線寬必須做得很窄。但很細的線條又不容易製作。
綜合各種因素考慮,一般選擇68Ω左右的阻抗值比較合適,因為選擇68Ω的特性阻抗,可以在延遲時間和功耗之間達到最佳平衡。一條50Ω的傳輸線將消耗更多的功率;較大的阻抗固然可以使消耗功率減少,但會使傳輸延遲時間憎大。由於負線電容會造成傳輸延遲時間的增大和特性阻抗的降低。但特性阻抗很低的線段單位長度的本徵電容比較大,所以傳輸延遲時間及特性阻抗受負載電容的影響較小。
具有適當端接的傳輸線的一個重要特徵是,分枝短線對線延遲時間應沒有什麼影響。當Z0為50Ω時。分枝短線的長度必須限制在2.5cm以內.以免出現很大的振鈴。
(4)對於雙面板(或六層板中走四層線).電路板兩面的線要互相垂直,以防止互相感應產主串擾。
(5)印製板上若裝有大電流器件,如繼電器、指示燈、喇叭等,它們的地線最好要分開單獨走,以減少地線上的噪聲,這些大電流器件的地線應連到外掛板和背板上的一個獨立的地總線上去,而且這些獨立的地線還應該與整個系統的接地點相連線。
(6)如果板上有小訊號放大器,則放大前的弱訊號線要遠離強訊號線,而且走線要儘可能地短,如有可能還要用地線對其進行遮蔽。
免責宣告:本文系網路轉載,版權歸原作者所有。如涉及作品版權問題,請與我們聯絡,我們將根據您提供的版權證明材料確認版權並支付稿酬或者刪除內容。
相關推薦
做好一塊PCB板不難,但做一塊好PCB板卻不容易!
我們說做PCB板就是把設計好的原理圖變成一塊實實在在的PCB電路板,請別小看這一過程,有很多原理
制定程式碼規範並不難,但你知道如何讓它可執行嗎?
策劃:erichua23 編輯:郭蕾 回想起來自己工作這麼些年,也經歷了不少團隊,經歷的專案更不算少了, 但是要說到程式碼規範, 問我我經歷的這些程式碼規範是不是滿意,我不得不如實回答:不是很滿意。當然我自己的程式碼規範和風格也沒有完全固化下來,近一年左右也開始關注到這個問題,為了讓自己的程式碼風
奇葩說結束了,但帶給我的思考卻剛剛開始
老羅 告訴 可能性 問題 我只 似的 存在 避風港 學習 引子 我像一個腦殘粉似的追了奇葩說四季,從不喜歡到深愛,這個變化也驚到我自己了。雖然第四季結束了,但我卻得到了很多思考,尤其是最後一場表演賽。我一直覺得我們終究會變為自己討厭的樣子是不好的,但換個角度其實這也是成長,
[轉]Golang號稱高並發,但高並發時性能不高
大量 異步操作 而不是 需要 數據返回 管道 是否 回收 連續 1.管道chan吞吐極限10,000,000,單次Put,Get耗時大約100ns/op,無論是采用單Go程,還是多Go程並發(並發數:100, 10000, 100000),耗時均沒有變化,Go內核這對cha
保羅·艾倫雖去世,但想捐出100億卻非常難
阿里巴巴官方釋出微博稱,連續幾日,一篇名為《阿里員工透露:馬總早移走 1200 億人民幣!網友:不愧是老師》的文章被有組織的進行惡意傳播。阿里巴巴官方釋出微博稱,連續幾日,一篇名為《阿里員工透露:馬總早移走 1200 億人民幣!網友:不愧是老師》的文章被有組織的進行惡意傳播。 對此,阿里表示,該文完全捏造事
這篇文章不能教你python程式設計,但能帶你更全面的瞭解python!
在10年前的時候,當程式設計師說"PHP是世界上最好的語言"時,我還是將信將疑的狀態,也因為當時的將信將疑而做了五年的PHP程式設計師。在現在如果還有人跟我說同樣的話,我現在一定會笑而不語。難道君不見PHP已經廉頗老矣了嗎? 當Python作為指令碼語言以較低的學習門檻和強大的功能,成為與JAV
周鴻禕談創業:很多程式設計師智商都高得很,但我一看就知道他們不會創業成功
摘要:很多人都向往著有一天自己創業,程式設計師更是如此。如果你想創業,那麼該怎樣創業、需要有哪些準備、自己還有什麼不足等等這些問題你考慮過嗎?本文就跟大家分享周鴻禕在接受某媒體採訪時給程式設計師上的創業課。 程式設計師創業的特別之處 關於程式設計師創業,我之所以願意談我的觀點,是因為我是程式設計師
Tomcat 啟動成功,但在瀏覽器中輸localhost:8080不能訪問
Tomcat 啟動成功,但在瀏覽器中輸localhost:8080不能訪問 由於電腦系統配置及執行環境的不同,因而導致本地瀏覽器不能正常訪問Tomcat的原因也各不相同,根據我所遇到的問題總結了以下幾點原因: 1.IIs訪問許可權問題 錯誤資訊為: 解決辦法: 1.
iOS開發如何突破瓶頸,這樣做就好!【經驗篇】
一般說來,剛畢業,活力四射,總是有一股子衝勁,心裡也夢,想把不懂的東西都先弄明白,充實而忙碌。就算每天需要佔用吃飯、睡覺的時間去學習與努力,也不會覺得累,總之時刻都會激情高昂的樣子。 後來,工作兩三年,有足夠的能力應付自己的工作了,也沒有之前那般拼命勁了。每天做的工作遊刃有餘,準時上班,
Android studio 多渠道打包,但只生成一個debug包(不需要多渠道debug包)
多渠道打包方式,網上有很多的介紹了,這裡就不再多說了。 配置好打多渠道包,每次手機連線電腦,想執行一下測試。發現在buildout/apk目錄下生成了每個渠道的debug包。而且每執行一次,就成生一個debug包。 這樣是不是很煩。如果只想生成一個debug的包。怎麼做
【乾貨合集】看完這16篇文章,不再做敏捷專案管理上的小白!
專案管理的主流模式有哪幾種?傳統專案管理通常採用的是瀑布式、部分迭代開發模式,要求在專案建設時,需求足夠明確、文件足夠規範,迭代過程中需求變更越多、越晚,對專案影響越大,會影響到專案的交付質量。敏捷專案管理作為新興的專案管理模式,簡化了傳統專案管理的繁瑣流程和文件。以 Scrum 為代表,歡迎需求變更,在客戶
iOS開發年薪30W+,這樣做就好!【經驗篇】
一般說來,剛畢業,活力四射,總是有一股子衝勁,心裡也夢,想把不懂的東西都先弄明白,充實而忙碌。就算每天需要佔用吃飯、睡覺的時間去學習與努力,也不會覺得累,總之時刻都會激情高昂的樣子。 後來,工作兩三年,有足夠的能力應付自己的工作了,也沒有之前那般拼命勁了。每天做的工
25歲的程式設計師,如何做才能在35歲時不焦慮
無論是在知乎、公眾號或各種技術論壇,程式設計師的35歲門檻問題總會成為大家熱議的話題。 最近在和團隊的小夥伴談話時,也有不少同學有這個困惑和焦慮,甚至有小夥伴工作才兩三年,25歲的年紀就開始擔憂35歲的工作。 恍惚35歲已經成為程式設計師的“魔鬼年齡”,造成這個問題的本質原因,可能是
用了這麽多年Linux,這些命令使用技巧也許你還不知道!
shadow AC line 換行符 4.3 star exec HA 轉發 在Unix/Linux下,高效工作方式不是操作圖形頁面,而是命令行操作,命令行意味著更容易自動化。使用過Linux系統的朋友應該都知道它的命令行強大之處。話說回來了,以下這些命令使用技巧你又知道多
程式設計師感慨:遇見一個同行博士大牛,感覺自己連個技工都算不上!
一名程式設計師遇見了一位同行博士大牛,回來後連發感慨:零幾年畢業的浙大計算機博士,目前級別地位不好多說,因為很容易猜出來是誰,國內就那麼幾個,只是想說很慚愧,他這個年齡了還每天在努力,再忙每天都要堅持學習一個小時,新技術一點都沒落下,還是原原始碼級水平,和他聊天第一次感覺到了深不見底,於是感
iOS12系統這5個隱藏小技巧!你一定要知道,好用到停不下來!
在今年的9月18日,蘋果正式開始推送了iOS12系統,這一款系統連幾年前出的手機都能讓它重新流暢起來!可以說真的是快到不行!當然除了流暢還有5個隱藏的小技巧哦!不知道大家發現了沒! 語音備忘錄 除了新的手機使用者介面;iOS12的語音被備忘錄還新增了剪裁音訊甚至是拼接。不知道大家有沒有
JAVA——利用Map集合,再複雜的JSON資料轉換都不慌!
在我們悲催的碼農開發過程中百分百會接觸到Json資料,並且有時候還需要把JSON資料轉換成JAVA物件,簡單的JSON資料轉換成JAVA物件很簡單,簡單的JSON資料可能只需要兩個JAVA類,一個接收最外層的資料,一個接收集合,但是對於複雜的JSON,有很多層而且不規則,那麼再用這種方法一個個轉
7個黑科技十足的微信小程式,每一個都能讓你念念不舍!
微信上最為出名的想必就最為小程式了!基本上與現有的軟體也就相差毫幾,有些人為了免下軟體幾乎都用上了,那為什麼有那麼多人都鍾愛於小程式呢?其關鍵原因就是方便,只要用微信一個軟體,就可以隨意使用任何小程式了! 那麼今天小編在這裡就為大家分享7個非常好用的微信小程式,個個都黑科技十足!讓你念念不舍。
終於弄明白了Eclipse中Maven和SVN,真不容易!
昨天折騰了一天,從早上9點到半夜1點,總算是折騰明白了Eclipse中安裝Maven的方法,其實就是什麼也不做——因為Oxygen版本中已經集成了Maven外掛。並且,匯入Maven專案也並不像我上一篇文章Eclipse匯入Maven專案,實在算得上是歷經千辛萬
[VB.NET]改變窗體的width或height屬性,程式執行後窗體的大小卻不發生變化
<script type="text/javascript" src="http://pagead2.googlesyndication.com/pagead/show_ads.js"> </script> 改變窗體的width或height屬性