Arm DesignStart專案加速基於Linux的嵌入式設計!
Arm宣佈將其DesignStart專案進一步升級,在Cortex-M0和Cortex-M3的基礎上,又將其功耗最低、面積效率最高的應用處理器Cortex-A5納入該專案,幫助開發人員在高階設計中輕鬆訪問支援Linux的Arm處理器。
雖然物聯網的廣泛應用為高階軟體開發提供了無限可能,但同時也為設計人員帶來了挑戰。在瞬息萬變且競爭激烈的市場中,設計人員需要在最快的時間內以最低的成本實現產品差異化,同時提供增強型設計。
“富嵌入式處理”(Rich Embedded Processing) 是實現差異化的途徑之一,Arm將其定義為提供更高階的效能和複雜性。提供互動式使用者介面是其中涵蓋的一種情況,總體而言,這一概念是指提供更高階的功能。這類產品使用一整套軟體堆疊,並受益於可在Linux等全功能作業系統上立即執行的涵蓋廣泛的中介軟體和應用程式。開發富嵌入式物聯網設計的企業目前正在轉向使用專用積體電路(ASIC),以滿足他們的特定需求。
通過DesignStart專案
更迅速、更輕鬆地使用Cortex-A5處理器
為滿足開發人員在高階設計中能夠輕鬆訪問支援Linux的Arm處理器的需求,Arm對DesignStart專案進行了擴充套件,將其功耗最低、面積效率最高的應用處理器Cortex-A5納入該專案。DesignStart專案已經向更多的設計人員開放Arm CPU,僅在過去的12個月中,就有超過3,000個CPU原型下載,其中有一家公司在不到6個月的時間內就實現了從概念到流片。Cortex-A5的加入讓Arm DesignStart專案達到了一個全新的高度 。迄今為止,Cortex-A5共計為20億臺以上的裝置提供了功能豐富的高效能處理能力,並被頂級雲供應商選為端側物聯網處理的切入點。
當前,70%的富嵌入式裝置都基於Arm,使之成為實現醫療、智慧家居和工業等多個領域中具有高階要求但同時又對成本十分敏感的創新應用的理想之選。
通過專門的網站和簡易版合約,DesignStart專案能夠讓開發人員迅速、輕鬆地使用Cortex-A5處理器,從而加快產品上市速度。憑藉其很小的芯片面積(以40納米工藝為例,部署面積小於0.3平方毫米)和超高的效率(以40納米工藝為例,有效功率可達到100uW / MHz左右),該處理器在降低製造成本的同時,還可實現Cortex-A系列CPU最低的閒置功耗。該處理器可提供Cortex-A7、Cortex-A9和Cortex-A32處理器效能的70%到80%,並可配置為具有先進SIMD資料處理功能的完全一致的四核設計,或配置為用於快速連線到機器學習或其他定製處理器的高效能加速器埠。
通過將Cortex-A5納入到DesignStart專案,開發人員將能夠在業界最大的技術生態系統支援下完成設計。該生態系統不僅為開發人員提供豐富的資源,同時還為他們擴充套件其產品提供堅實的基礎,從而使其能夠自信地展開設計。
基於Arm架構的Linux為軟體設計釋放創新潛能
Arm現以最低的成本為開發人員提供具有Linux功能的Arm CPU。售價7.5萬美元的IP許可費包括Arm專家為期一年的設計支援;而售價15萬美元的IP使用計劃中,我們將提供三年的專家支援,以幫助廠商實現晶片產品的一次成型。
Arm是嵌入式Linux和安卓(Android)系統的主要架構,基於Arm架構執行的Linux專案已達到數百個。Linaro通過與Arm攜手,雙方已聯合成為Linux核心的前三大貢獻者之一。
由於基於Arm的可立即執行作業系統、中介軟體、編解碼器和應用程式十分豐富,基於Arm 架構的Linux在專案進度表和成本方面帶來的積極影響不容小覷。通過選擇Arm,單單在軟體開發這一項,開發人員就可以節省大量的成本。
Cortex-A5還將通過Arm的神經網路推理引擎實現先進的機器學習應用程式,該引擎是Linaro機器學習計劃(Machine Learning Initiative)的一部分,可提供廣泛的生態系統支援。
此外,Arm還於上週釋出基於Arm Mbed OS解決方案的Mbed Linux作業系統,前者是業界領先的物聯網平臺作業系統,擁有超過350,000名的開發人員。Mbed Linux的釋出標誌著將首次通過基於Cortex-A的Pelion 物聯網裝置平臺實現安全、快速的開發和裝置管理。
使用最具可擴充套件性和可配置性的Armv7-A處理器實現更快的SoC開發
DesignStart中的Cortex-A5封裝包括靈活的系統IP,適用於面積和功耗優化的SoC開發。該綜合系統IP的主要優點包括:
成熟的SoC基礎 - 靈活的系統IP,適用於對芯片面積和功耗進行優化的SoC開發
低延遲互連 - Arm CoreLink NIC-400提供可配置的低功耗連線,同時兼具設計靈活性
無縫除錯–業界標準的CoreSight除錯和跟蹤解決方案
系統級安全性 - TrustZone技術通過提供硬體強制隔離建立可信任的安全
當廠商已做好準備推出定製晶片時,Arm廣泛的Artisan物理IP可以幫助他們加速上市時間。開發人員還可從設計支援平臺中受益。該平臺由18家晶圓代工合作伙伴提供支援,工藝技術範圍從250納米到5納米。
DesignStart專案勢頭強勁
在此之前,Arm宣佈在DesignStart專案中推出面向賽靈思 FPGA的零授權費和零版稅的Cortex-M處理器。通過納入Cortex-A5進一步擴充套件該專案,Arm希望為涵蓋整個嵌入式和物聯網裝置範疇的創新設計提供支援,讓這一活力四射的市場中湧現出的各種需求都得到滿足。 DesignStart專案還可以通過Arm Artisan物理IP免費使用業界領先的物理IP庫。該IP庫為廣泛的晶圓代工廠商和工藝節點量身定製,可助力加速SoC的部署。
DesignStart專案的使命是儘可能簡化取得Arm IP的方式。在過去十年中,有數千款晶片成功流片,Arm期待未來能夠看到更多的可能。
免責宣告:本文系網路轉載,版權歸原作者所有。如涉及作品版權問題,請與我們聯絡,我們將根據您提供的版權證明材料確認版權並支付稿酬或者刪除內容。