MZ7035-035/045核心模組硬體手冊
1產品概述
自2017年MZ7035系列開發平臺釋出以來,MZ7035系列開發平臺和核心模組經過多次迭代升級,在工業自動化、水利電力控制裝置、醫療影象裝置等領域廣泛應用,產品效能接受了廣大客戶的檢驗,穩定可靠。2021年因晶片普遍緊缺漲價,MZ7035核心模組再次升級以確保供貨穩定和降低使用者的使用成本。
2硬體引數概述
MZ7035FA-035硬體引數 | ||||
SOC型號 |
XC7Z035FFG676-2I/ XC7Z045FFG676-2I |
|||
ARM主要引數 |
Cortex-A9 雙核主頻 800M |
|||
FPGA主要引數 |
型號 |
XC7Z035FFG676-2I |
XC7Z045FFG676-2I |
|
架構 |
Kintex7 |
Kintex7 |
||
速度等級 |
-2 |
-2 |
||
邏輯單元(Logic Cells) |
275K |
350K |
||
查詢表(LUTs) |
171900 |
218600 |
||
Block RAM(#36kb Blocks) |
17.6Mb |
19.2Mb |
||
DSP(DSP slices) |
900 |
900 |
||
觸發器(Flip-flops) |
343800 |
437200 |
||
XADC |
1路(和GPIO複用) |
1路(和GPIO複用) |
||
GTX |
8對 |
8對 |
||
核心電源 |
1.0V電源最大輸出30A |
|||
PS DDR |
DDR3L 1GB 1066MHZ*32bits |
|||
PL DDR |
DDR3L 1GB 1600MHZ*32bits |
|||
EMMC |
8GB/4GB |
|||
SD卡 |
1路TF卡介面 |
|||
FLASH |
256Mbit QSPI-Flash |
|||
PS晶振 |
33.3333MHZ(核心模組上) |
|||
PL晶振 |
100MHZ(核心模組上) |
|||
GTX |
時鐘 |
MGT111BANK時鐘引出到核心板預留位置(MZ7030核心板不支援) |
||
MGT112BANK 時鐘引出到核心板聯結器 | ||||
GTX資料通道 |
引出8對GTX到聯結器,最大支援 10.3125Gbps(MZ7030引出4對GTX) |
|||
千兆乙太網 |
1 路工業級千兆網晶片整合在核心板上,並且乙太網資料介面引出到聯結器 |
|||
USB OTG |
1路USB OTG晶片整合到核心板上,資料介面引出到聯結器 |
|||
USB 串列埠 |
1路USB串列埠晶片整合到核心板上(預設不焊接,推薦底板單獨焊接USB串列埠晶片) |
|||
JTAG介面 |
引出JTAG介面,同時引出到聯結器 |
|||
電源輸入 |
核心模組 |
4.7~5V@3A |
||
連線型號 |
核心模組 |
廣瀨 FX8-120P-SV92 2個 FX8-100P-SV92 1個 |
||
底板 |
廣瀨 FX8-120S-SV92 2個 FX8-100S-SV92 1個 |
|||
外形尺寸 |
核心模組 |
70mm*60mm |
||
聯結器合高 |
8mm |
3核心模組
4硬體詳細描述
1:ZYNQ SOC
核心模組搭載了一顆 XILINX 可程式設計 SOC 晶片 XC7Z035/045-FFG676-2I。該晶片集成了ARM Cortex-A9 雙核CPU以及可程式設計邏輯單元,同時具備了硬體程式設計和軟體程式設計功能。
SOC型號 |
XC7Z045FFG676-2I |
||
ARM主要引數 |
Cortex-A9 雙核主頻 800M |
||
FPGA主要引數 |
型號 |
XC7Z035FFG676-2I |
XC7Z045FFG676-2I |
架構 |
Kintex7 |
Kintex7 |
|
速度等級 |
-2 |
-2 |
|
邏輯單元(Logic Cells) |
275K |
350K |
|
查詢表(LUTs) |
171900 |
218600 |
|
Block RAM(#36kb Blocks) |
17.6Mb |
19.2Mb |
|
DSP(DSP slices) |
900 |
900 |
|
觸發器(Flip-flops) |
343800 |
437200 |
|
XADC |
1路(和GPIO複用) |
1路(和GPIO複用) |
|
GTX |
8對最高速率10.315Gbps,支援 PCIE Gen2 |
2:DDR記憶體
核心模組搭載了4片鎂光(Micron)DDR3L記憶體。2片與ZYNQ的PS記憶體介面相連;另外2片與 FPGA 的 PL 連線,使用者可通過MIG訪問 PL 部分的記憶體。
單片DDR記憶體大小是 512MB ,資料介面是16bit。PS 端2片記憶體組成32bit資料介面,記憶體大小1GB,記憶體資料主頻 高達 1066MHZ,資料頻寬可達 1066MHz*32bit。PL 端 2 片記憶體組成 32bit 資料介面,記憶體大小1GB,記憶體資料主頻高達1600MHZ,資料頻寬可達 1600MHz*32bit。
注意:由於 Vivado 軟體中 DDR 的型號不全,為相容核心模組使用的 DDR,使用軟體時,選擇MT41K256M16 RE-125,核心模組根據市場供貨,以及商業及工業級會選用以下幾種型號進行量產:
MT41K256M16TW-107:P(商業級DDR 用於商業級核心模組)
MT41K256M16TW-107 IT:P(工業級DDR 用於工業級核心模組)
MT41K256M16TW-107AAT:P (車規級DDR 用於工業級核心模組)
2-1:PS DDR原理圖
PS DDR無需進行PIN腳約束,使用的時候只需要對ZYNQ IP的DDR配置部分正確設定相關引數。
2-2:PL DDR原理圖
PL部分DDR需要使用到MIG配置,PIN腳約束需要在MIG中定義。通過閱讀原理圖,可以快速正確定位FPGA的PIN腳號,比如PL-DDR3-D12對應於FPGA的G4腳,PL-DDR3-D15對應於FPGA的F4腳。
3:QSPI
4bit SPI FLASH,可用於儲存資料和程式碼。
主要技術引數:256Mbit:
-x1, x2, and x4 支援
-最高時鐘104 MHz, MIZ7035 rates @ 100 MHz 4bit 模式下可以達到 400Mbs
-工作於 3.3V
-為了正確使用 QSPI FLASH 工作於 4bit 模式, MIO[1:0,8]需要被正確設定。 MIO[8]需要通過 一個 20K 的上電阻上拉到 3.3V,讓 4bit FLASH 可以工作於反饋模式。 Zynq 只支援 24bit 的定址 空間,256Mb 是通過內部 bank 的切換實現全部訪問。
注意:核心板模組的QSPI FLASH型號根據市場貨源而定,目前米聯客使用以下3種型號,客戶購買板卡的時候如果需要知道型號可以問下客服,一般程式設計可以不需要知道型號。
MT25QL256ABA1EW9-0SIT
S25FL256SAGNFI000
S25FL256SAGNFI001
PS部分的FLASH IO在ZYNQ IP中配置,通過閱讀原理圖,可以快速正確定位QSPI FLASH 的MIO的位置。
4:EMMC
核心板焊接了4GB/8GB大容量的 EMMC,EMMC 連線到了 ZYNQ 的 PS 端介面,介面採用 SD 模式。EMMC 具備體積小,容量大,使用方便,速度快等優點,資料時鐘可以達到 50MHZ。由於直接焊接在核心板上,因此可以使用在震動或者環境相對惡劣的場合。
注意:EMMC根據應用場合供貨情況會選擇不同的相容型號目前已經量產過的EMMC型號如下:
KLM8G1GEME-B041(商業級EMMC用於商業級核心模組)
MTFC8GAKAJCN-4M(工業級EMMC用於工業級級核心模組)
KLMBG4GEUF-B04P(車規級EMMC用於工業級級核心模組)
KLMBG4GEUF-B04Q(車規級EMMC用於工業級級核心模組)
PS部分的SDIO IO在ZYNQ IP中配置,通過閱讀原理圖,可以快速正確定位EMMC所在的SDIO1的MIO的位置。
5:PS系統時鐘
對於PS的系統輸入時鐘只需要在ZYNQ IP核中正確設定時鐘頻率,不需要進行PIN腳約束。
6:PL時鐘
PL一路時鐘接到BANK34的C8腳,由於BANK34是DDR3L BANK 所以定義FPGA IO的時候可以使用SSTL135電平約束。
7:GTX時鐘
核心板上的GTX時鐘
MGT時鐘的PIN腳定義可以通過閱讀原理圖直觀獲知。
8:上電覆位
開發平臺上電覆位訊號是 PS_POR_B,此復位訊號接到上電覆位晶片TPS3106K33DNVR。
開發平臺外部復位訊號是 PS_RST,如果有需要,此復位訊號接到功能底板的按鍵輸入。
9:模式開關
模式開關在核心板上,通過設定模式開光,可以實現JTAG模式、SD卡模式、QSPI模式的切換(只有新版本核心板支援,老版本的核心板只支援SD模式和QSPI模式)
模式 |
SW-PIN1 |
SW-PIN2 |
JTAG |
ON |
ON |
SD |
OFF |
OFF |
QSPI |
ON |
OFF |
10:PS乙太網
乙太網晶片整合在核心模組上,可以簡化使用者板卡的佈線難度,降低使用者板卡的硬體成本。
PS部分乙太網RGMII介面在ZYNQ IP中配置,通過閱讀原理圖,可以快速正確定位以RGMII介面所在的ETH0的MIO的位置。
11:USB2.0介面
OTG晶片採用USB3320_QFN32,已經整合在核心模組上。
PS部分USB2.0 OTG介面在ZYNQ IP中配置,通過閱讀原理圖,可以快速正確定位USB2.0 OTG介面所在USB0的MIO的位置。
12:USB串列埠
注意:預設核心板不焊接此串列埠晶片,除非特殊情況,否則不使用核心板的串列埠。
ZYNQ ARM UART1通過CP2104 USB轉串列埠晶片實現和電腦通訊,用於資訊除錯。
PS部分UART串列埠在ZYNQ IP中配置,通過閱讀原理圖,可以快速正確定位以UART USB串列埠介面所在的UART1的MIO的位置。
讀者需要注意,這的UART_TXD 實際上是資料從UART晶片傳送到ZYNQ晶片,UART_RXD資料是從ZYNQ晶片傳送到UART晶片。
13:JTAG介面
核心板上JTAG介面,由於JTAG不支援熱插拔,儘量不要使用核心板的JTAG接除錯,建議引出擴充套件到功能底板上,先插好JTAG介面,然後再插USB端介面,這樣可以儘量避免JTAG介面的損壞。
14:電源管理
14-1:核心板電源管理
14-2:功能底板電源
底板上外設電源建議晚於核心板的電源啟動可以參考如下方案,使用核心板的CORE1V8作為外設電源啟動:
15:散熱片
定製散熱片,強勁散熱。
16:聯結器定義
17:等長描述
18:核心板擴充套件即可ADJ電阻調壓位置
19:外形尺寸
5 ZYNQ-XC7Z035/045-FFG676 BANK 分佈
7技術支援
技術支援形式包括米聯客社群、QQ群、微信、電話、公眾號等,但是不限於以上方式。
米聯客官方社群:www.uisrc.com
米聯客社群FPGA/SOC QQ群:
群1:516869816 群2:543731097
群3:86730608 群4:34215299
技術微信:18951232035
技術電話:18951232035
官方微信公眾號:
8售後
1、7天無理由退貨(人為原因除外)
2、質保期限:本司產品自快遞簽收之日起,提供一年質保服務(主晶片,比如FPGA 或者CPU等除外)。
3、維修換貨,需提供淘寶訂單編號或合同編號,聯絡銷售/技術支援安排退回事宜。
售後維修請登入工單系統:https://www.uisrc.com/plugin.php?id=x7ree_service
4、以下情形不屬於質保範疇。
A:由於使用者使用不當造成板子的損壞:比如電壓過高造成的開發板短路,自行焊接造成的焊盤脫落、銅線起皮 等
B:使用者日常維護不當造成板子的損壞:比如放置不當導致線路板腐蝕、基板出現裂紋等
5、質保範疇外(上方第4條)及質保期限以外的產品,本司提供有償維修服務。維修僅收取器件材料成本,往返運 費全部由客戶承擔。
6、寄回地址,登入網頁獲取最新的售後地址:https://www.uisrc.com/t-1982.html
9銷售
天貓米聯客旗艦店:https://milianke.tmall.com
京東米聯客旗艦店:https://milianke.jd.com/
官方淘寶1店:https://milianke.taobao.com
官方淘寶2店:https://osrc.taobao.com
銷售電話:18921033576
公司地址:常州溧陽總部:常州溧陽市天目雲谷3#樓北201B/201C
南京研發基地:南京市棲霞區仙林大道181號5幢2220/2221