硬體設計中電容的選擇心得
阿新 • • 發佈:2019-01-02
去耦電容的選擇不存在與頻率的精確對應關係,理論上越大越好,但現實中所有器件都不是理想器件,不論何種電容,ESL、ESR都是必然存在的,於是實際電容的頻響曲線明顯呈非線性,僅在一定頻率區間內基本符合純電容的理論計算結果,超出一定界限後就與理論值越差越遠,超到一定程度後甚至電容將不再是電容了,這個頻率稱“自諧振頻率”,同樣材料和製造工藝下,容量越小的電容自諧振頻率越高。所以去耦電容的選擇除了需大致考慮頻率外,還要考慮負載的情況,在一定頻率之後還得考慮電容的材料和生產工藝等,在此基礎上綜合的結果決定去耦電容的容量和種類。
通常數位電路的噪聲頻率在兆至百兆量級區間,這個區間的噪聲採用陶瓷獨石介質的0.1uF電容就可取得合適的效果,如果負載較重或噪聲較強,可選擇更大容量的電容或用多個電容並聯,同樣容量和電容材料下,小電容並聯的效果強於單一大電容,頻率越高越明顯,高頻去耦則需採用大小電容並聯的方式分別對付不同頻譜的噪聲。
一般去耦電容的容量選取原則:
100M以下輕載:0.1uF,過載或存在較大低頻噪聲的可加並1-10uF的電容,介質材料選擇陶瓷或鉭為宜;
100M-1000M:前述+100-1000pF(+10pF),括號內根據頻率的高限選擇是否需要,小電容的介質選擇必須是高頻陶瓷,早期則多用雲母,
1G以上:前述+1-10pF,介質最好選擇高Q微波陶瓷材料。
高頻過載時必須用多個小電容並聯切不可直接用大電容。
順便一說,技術上去耦電容不是一般稱的濾波電容,濾波電容指電源系統用的,去藕電容則是分佈在器件附近或子電路處主要用於對付器件自身或外源性噪聲的特殊濾波電容,故有特稱——去耦電容,去耦指“去除(噪聲)耦合”之意。