1. 程式人生 > >TTL和CMOS電平總結[轉載]

TTL和CMOS電平總結[轉載]

1,TTL電平(什麼是TTL電平):
       輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。


2,CMOS電平:
      1邏輯電平電壓接近於電源電壓,0邏輯電平接近於0V。而且具有很寬的噪聲容限。


3,電平轉換電路:
      因為TTL和COMS的高低電平的值不一樣(ttl 5v<==>cmos 3.3v),所以互相連線時需要電平的轉換:就是用兩個電阻對電平分壓,沒有什麼高深的東西。哈哈


4,OC門與OD門

      OC門,即集電極開路閘電路,OD門,即漏極開路閘電路,必須外界上拉電阻和電源才能將開關電平作為高低電平用。否則它一般只作為開關大電壓和大電流負載,所以又叫做驅動閘電路。TTL電路有集電極開路OC門,MOS管也有和集電極對應的漏極開路的OD門,它的輸出就叫做開漏輸出。OC門在截止時有漏電流輸出,那就是漏電流,為什麼有漏電流呢?那是因為當三機管截止的時候,它的基極電流約等於0,但是並不是真正的為0,經過三極體的集電極的電流也就不是真正的 0,而是約0。而這個就是漏電流。開漏輸出:OC門的輸出就是開漏輸出;OD門的輸出也是開漏輸出。它可以吸收很大的電流,但是不能向外輸出的電流。所以,為了能輸入和輸出電流,它使用的時候要跟電源和上拉電阻一齊用。OD門一般作為輸出緩衝/驅動器、電平轉換器以及滿足吸收大負載電流的需要



5,TTL和COMS電路比較:
       1)TTL電路是電流控制器件,而coms電路是電壓控制器件。
     2)TTL電路的速度快,傳輸延遲時間短(5-10ns),但是功耗大。COMS電路的速度慢,傳輸延遲時間長(25-50ns),但功耗低。COMS電路本身的功耗與輸入訊號的脈衝頻率有關,頻率越高,晶片集越熱,這是正常現象。
     3)COMS電路的鎖定效應:COMS電路由於輸入太大的電流,內部的電流急劇增大,除非切斷電源,電流一直在增大。這種效應就是鎖定效應。當產生鎖定效應時,COMS的內部電流能達到40mA以上,很容易燒燬晶片。
      防禦措施:1)在輸入端和輸出端加鉗位電路,使輸入和輸出不超過不超過規定電壓。2)晶片的電源輸入端加去耦電路,防止VDD端出現瞬間的高壓。3)在VDD和外電源之間加線流電阻,即使有大的電流也不讓它進去。
     4)當系統由幾個電源分別供電時,開關要按下列順序:開啟時,先開啟COMS電路得電源,再開啟輸入訊號和負載的電源;關閉時,先關閉輸入訊號和負載的電源,再關閉COMS電路的電源。


6,COMS電路的使用注意事項
      1)COMS電路時電壓控制器件,它的輸入總抗很大,對干擾訊號的捕捉能力很強。所以,不用的管腳不要懸空,要接上拉電阻或者下拉電阻,給它一個恆定的電平。
      2)輸入端接低內組的訊號源時,要在輸入端和訊號源之間要串聯限流電阻,使輸入的電流限制在1mA之內。
      3)當接長訊號傳輸線時,在COMS電路端接匹配電阻。
      4)當輸入端接大電容時,應該在輸入端和電容間接保護電阻。電阻值為R=V0/1mA.V0是外界電容上的電壓。
      5)COMS的輸入電流超過1mA,就有可能燒壞COMS。


7,TTL閘電路中輸入端負載特性(輸入端帶電阻特殊情況的處理):
        1)懸空時相當於輸入端接高電平。因為這時可以看作是輸入端接一個無窮大的電阻。
      2)在閘電路輸入端串聯10K電阻後再輸入低電平,輸入端出呈現的是高電平而不是低電平。因為由TTL閘電路的輸入端負載特性可知,只有在輸入端接的串聯電阻小於910歐時,它輸入來的低電平訊號才能被閘電路識別出來,串聯電阻再大的話輸入端就一直呈現高電平。這個一定要注意。COMS閘電路就不用考慮這些了。


8,什麼叫做圖騰柱,它與開漏電路有什麼區別?
      TTL積體電路中,輸出有接上拉三極體的輸出叫做圖騰柱輸出,沒有的叫做OC門。因為TTL就是一個三級關,圖騰柱也就是兩個三級管推輓相連。所以推輓就是圖騰。一般圖騰式輸出,高電平400UA,低電平8MA

相關推薦

TTLCMOS電平總結[轉載]

1,TTL電平(什麼是TTL電平):        輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。

詳解TTLCMOS電平(轉)

建議讀者閱讀原文,確保獲得完整的資訊,侵權請聯絡刪除。TTL電路  TTL積體電路的主要型式為電晶體-電晶體邏輯閘(transistor-transistor logic gate),TTL大部分都採用5V電源。  1.輸出高電平Uoh和輸出低電平Uol  Uoh≥2.4V,

詳解TTLCMOS電平

“TTL電平”最常用於有關電專業,如:電路、數位電路、微機原理與介面技術、微控制器等課程中都有所涉及。在數位電路中只有兩種電平(高和低)高電平+5V、低電平0V.同樣運用比較廣泛的還有CMOS電平、232電平、485電平等。 本文引用地址:http://www.eepw.

主流TTL&CMOS電平介紹

LVTTL與LVCMOS區別 TTL電平的VIH/VIL一般是2V/0.8V,VOH/VOL一般是 2.4V/0.4V,不論是3.3V還是5V的TTL都一樣的;CMOS的VIH/VIL一般是70%VCC/30%VCC,VOH/VOL一般是80% VCC/20%VCC,所以不同的電平不能互推! 另

TTL器件CMOS器件的邏輯電平

TTL和CMOS的邏輯電平關係圖2-1:TTL和CMOS的邏輯電平圖 上圖為5V TTL邏輯電平、5V CMOS邏輯電平、LVTTL邏輯電平和LVCMOS邏輯電平的示意圖。 5V TTL邏輯電平和5V CMOS邏輯電平是很通用的邏輯電平,注意他們的輸入輸出電平差別較大,在互連時要特別注意。 另外5V CMOS

電路設計中的電平轉換問題,CMOS&TTL&232&485,總結

<pre id="answer-content-1055183235" class="answer-text mb-10" name="code" style="word-wrap: break-word; margin-top: 0px; margin-bottom

TTL電平CMOS電平

1,TTL電平(什麼是TTL電平): 輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。 2,CMOS電平:

Java中thissuper的用法總結(轉載)

這幾天看到類在繼承時會用到this和super,這裡就做了一點總結,與各位共同交流,有錯誤請各位指正~ this this是自身的一個物件,代表物件本身,可以理解為:指向物件本身的一個指標。 this的用法在java中大體可以分為3種: 1.普通的直接引用 這種就不用講了,this相當於是指向當前物

232/485電平,OC門,OD門,TTL電平,CMOS電平,

1.RS232電平 或者說串列埠電平,有的甚至說計算機電平,所有的這些說法,指得都是計算機9針串列埠 (RS232)的電平,採用負邏輯, -15v~ -3v 代表1 +3v~ +15v 代表0 2.RS485電平 和 RS422電平

深度理解TTL電平CMOS電平的異同

一:TTL TTL積體電路的主要型式為電晶體-電晶體邏輯閘(Transistor-Transistor Logic gate),TTL採用5V電源。   1. 輸出高電平Uoh和輸出低電平Uol Uoh≥2.4V,   Uol≤

(轉載)MonoBehaviour的事件具體功能總結

精簡版(按字母順序)Awake 喚醒CancelInvoke 取消呼叫FixedUpdate 固定更新InvokeRepeating 重複呼叫Invoke 呼叫IsInvoking 是否呼叫LateUpdate 晚於更新OnApplicationFocus當程式焦點OnApplicationPause當程式暫

【電路】 TTL電平CMOS電平區別

目錄 [toc] 什麼是TTL電平 +5V 等價於 邏輯“1”;0V等價於邏輯“0”——TTL(電晶體-電晶體邏輯電平)訊號系統,是計算機處理器控制的裝置內部各部分之間通訊的標準技術。 TTL,Transistor-Transistor Logic(

噪聲容限與TTLCMOS、EIA、485電平及應用

一、噪聲容限 基本描述 噪聲容限(英語:Noise Margin)是指在前一極輸出為最壞的情況下,為保證後一極正常工作,所允許的最大噪聲幅度。在數位電路中,一般常以“1”態下(上)限噪聲容限和“0”態上(下)限噪聲容限中的最小值來表示電路(或元件)的噪聲容限。噪聲容限越大說

TTL電平和CMOS電平

歡迎交流 E-mail:ce123#126.com(#->@) QQ:350725201 嵌入式開發交流群: (1)280352802(已滿) (2)289195589 宣告:版權所有,歡迎轉載! 轉載請註明出處:http://blog.csdn.net/ce123

TTLCMOS邏輯電平匹配

連線3.3V 裝置到5V 裝置需要考慮到驅動器和接收器的邏輯電平是否匹配。.描述了用於5V CMOS,5V TTL 和3.3V TTL 的邏輯電平標準。可以看到,5V TTL 和3.3V TTL的邏輯電平是相同的,而5V CMOS邏輯電平與前兩者是不同的。這在連線3.3V 系

FPGA幾種電平TTLCMOS以及LVTTL,LVCMOS

TTL,CMOS以及LVTTL,LVCMOS   TTL和CMOS是數位電路中兩種常見的邏輯電平,LVTTL和LVCMOS是兩者低電平版本。TTL是流控器件,輸入電阻小,TTL電平器件速度快,驅動能力大,但功耗大。CMOS是MOS管邏輯,為壓控器件,且輸入電阻極大,CMOS

什麼是TTL電平CMOS電平、RS232電平?它們有什麼區別呢?

一般說來,CMOS電平比TTL電平有著更高的噪聲容限。 (一)、TTL電平標準  輸出 L: <0.8V ; H:>2.4V。  輸入 L: <1.2V ; H:>2.0V  TTL器件輸出低電平要小於0.8V,高電平要大於2.4V。輸入,低於1

TTL電平CMOS電平的區別

TTL電平訊號被利用的最多是因為通常資料表示採用二進位制規定,+5V等價於邏輯"1",0V等價於邏輯"0",這被稱做TTL(電晶體-電晶體邏輯電平)訊號系統,這是計算機處理器控制的裝置內部各部分之間通訊的標準技術。            TTL電平訊號對於計算機處理器控制的裝置內部的資料傳輸是很理想的,首先計

常用電平標準(TTLCMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232)

現在常用的電平標準有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,還有一些速度比較高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面簡單介紹一下各自的供電電源、電平標準以及使用注意事項。  TTL:T

TTL電平CMOS電平

什麼是ttl電平 TTL電平訊號被利用的最多是因為通常資料表示採用二進位制規定,+5V等價於邏輯"1",0V等價於邏輯"0",這被稱做TTL(電晶體-電晶體邏輯電平)訊號系統,這是計算機處理器控制的裝置內部各部分之間通訊的標準技術。 TTL電平訊號對於計算機處理器控制的裝置內部的資料傳輸是很理想的,首